Lines Matching refs:urtw_write8_m
136 #define urtw_write8_m(sc, val, data) do { \ macro
1112 urtw_write8_m(sc, URTW_CONFIG3, in urtw_adapter_start_b()
1116 urtw_write8_m(sc, URTW_ANAPARAM3, URTW_8187B_8225_ANAPARAM3_ON); in urtw_adapter_start_b()
1118 urtw_write8_m(sc, 0x61, 0x10); in urtw_adapter_start_b()
1120 urtw_write8_m(sc, 0x62, data8 & ~(1 << 5)); in urtw_adapter_start_b()
1121 urtw_write8_m(sc, 0x62, data8 | (1 << 5)); in urtw_adapter_start_b()
1125 urtw_write8_m(sc, URTW_CONFIG3, data8); in urtw_adapter_start_b()
1138 urtw_write8_m(sc, URTW_CMD, URTW_CMD_RX_ENABLE | URTW_CMD_TX_ENABLE); in urtw_adapter_start_b()
1168 urtw_write8_m(sc, 0xdb, data8 | (1 << 2)); in urtw_adapter_start_b()
1175 urtw_write8_m(sc, 0x61, 0); in urtw_adapter_start_b()
1177 urtw_write8_m(sc, 0x180, 0x0f); in urtw_adapter_start_b()
1178 urtw_write8_m(sc, 0x183, 0x03); in urtw_adapter_start_b()
1179 urtw_write8_m(sc, 0xda, 0x10); in urtw_adapter_start_b()
1180 urtw_write8_m(sc, 0x24d, 0x08); in urtw_adapter_start_b()
1212 urtw_write8_m(sc, URTW_ADDR_MAGIC1, 0); in urtw_adapter_start()
1213 urtw_write8_m(sc, URTW_GPIO, 0); in urtw_adapter_start()
1216 urtw_write8_m(sc, URTW_ADDR_MAGIC1, 4); in urtw_adapter_start()
1239 urtw_write8_m(sc, URTW_WPA_CONFIG, 0); in urtw_adapter_start()
1240 urtw_write8_m(sc, URTW_RATE_FALLBACK, URTW_RATE_FALLBACK_ENABLE | 0x1); in urtw_adapter_start()
1254 urtw_write8_m(sc, URTW_TALLY_SEL, 0x80); in urtw_adapter_start()
1255 urtw_write8_m(sc, URTW_ADDR_MAGIC3, 0x60); in urtw_adapter_start()
1258 urtw_write8_m(sc, URTW_ADDR_MAGIC1, 4); in urtw_adapter_start()
1277 urtw_write8_m(sc, URTW_EPROM_CMD, data); in urtw_set_mode()
1298 urtw_write8_m(sc, URTW_CMD, data8); in urtw_8187b_cmd_reset()
1352 urtw_write8_m(sc, URTW_CMD, data8); in urtw_stop()
1362 urtw_write8_m(sc, URTW_CONFIG4, data8 | URTW_CONFIG4_VCOOFF); in urtw_stop()
1943 urtw_write8_m(sc, URTW_RESP_RATE, in urtw_set_rate()
2005 urtw_write8_m(sc, URTW_MSR, data); in urtw_update_msr()
2150 urtw_write8_m(sc, URTW_EPROM_CMD, URTW_EPROM_CMD_PROGRAM_MODE); in urtw_eprom_read32()
2208 urtw_write8_m(sc, URTW_EPROM_CMD, URTW_EPROM_CMD_NORMAL_MODE); in urtw_eprom_read32()
2222 urtw_write8_m(sc, URTW_EPROM_CMD, data | URTW_EPROM_CS); in urtw_eprom_cs()
2224 urtw_write8_m(sc, URTW_EPROM_CMD, data & ~URTW_EPROM_CS); in urtw_eprom_cs()
2238 urtw_write8_m(sc, URTW_EPROM_CMD, data | URTW_EPROM_CK); in urtw_eprom_ck()
2242 urtw_write8_m(sc, URTW_EPROM_CMD, data & ~URTW_EPROM_CK); in urtw_eprom_ck()
2270 urtw_write8_m(sc, URTW_EPROM_CMD, data | URTW_EPROM_WRITEBIT); in urtw_eprom_writebit()
2272 urtw_write8_m(sc, URTW_EPROM_CMD, data & ~URTW_EPROM_WRITEBIT); in urtw_eprom_writebit()
2504 urtw_write8_m(sc, URTW_CONFIG3, 0x44); in urtw_8225_rf_init()
2562 urtw_write8_m(sc, URTW_TESTR, 0x0d); in urtw_8225_rf_init()
2599 urtw_write8_m(sc, URTW_TX_ANTENNA, ant); in urtw_8185_tx_antenna()
2628 urtw_write8_m(sc, URTW_PHY_MAGIC4, ((phyw & 0xff000000) >> 24)); in urtw_8187_write_phy()
2629 urtw_write8_m(sc, URTW_PHY_MAGIC3, ((phyw & 0x00ff0000) >> 16)); in urtw_8187_write_phy()
2630 urtw_write8_m(sc, URTW_PHY_MAGIC2, ((phyw & 0x0000ff00) >> 8)); in urtw_8187_write_phy()
2631 urtw_write8_m(sc, URTW_PHY_MAGIC1, ((phyw & 0x000000ff))); in urtw_8187_write_phy()
2656 urtw_write8_m(sc, URTW_RF_PINS_SELECT + 1, 0); in urtw_8225_usb_init()
2657 urtw_write8_m(sc, URTW_GPIO, 0); in urtw_8225_usb_init()
2664 urtw_write8_m(sc, URTW_RF_PINS_SELECT + 1, 4); in urtw_8225_usb_init()
2665 urtw_write8_m(sc, URTW_GPIO, 0x20); in urtw_8225_usb_init()
2666 urtw_write8_m(sc, URTW_GP_ENABLE, 0); in urtw_8225_usb_init()
2795 urtw_write8_m(sc, URTW_TX_GAIN_CCK, in urtw_8225_set_txpwrlvl()
2818 urtw_write8_m(sc, URTW_TX_GAIN_OFDM, in urtw_8225_set_txpwrlvl()
2840 urtw_write8_m(sc, URTW_CONFIG3, data | URTW_CONFIG3_ANAPARAM_WRITE); in urtw_8225_rf_stop()
2852 urtw_write8_m(sc, URTW_CONFIG3, data & ~URTW_CONFIG3_ANAPARAM_WRITE); in urtw_8225_rf_stop()
2885 urtw_write8_m(sc, URTW_CONFIG3, 0x44); in urtw_8225v2_rf_init()
2965 urtw_write8_m(sc, URTW_TESTR, 0x0d); in urtw_8225v2_rf_init()
3110 urtw_write8_m(sc, URTW_TX_GAIN_CCK, in urtw_8225v2_set_txpwrlvl()
3130 urtw_write8_m(sc, URTW_TX_GAIN_OFDM, in urtw_8225v2_set_txpwrlvl()
3214 urtw_write8_m(sc, URTW_CW_CONF, data8); in urtw_8225v2b_rf_init()
3219 urtw_write8_m(sc, URTW_TX_AGC_CTL, data8); in urtw_8225v2b_rf_init()
3225 urtw_write8_m(sc, URTW_RATE_FALLBACK, in urtw_8225v2b_rf_init()
3229 urtw_write8_m(sc, URTW_MSR, data8 & 0xf3); in urtw_8225v2b_rf_init()
3231 urtw_write8_m(sc, URTW_MSR, data8 | URTW_MSR_LINK_ENEDCA); in urtw_8225v2b_rf_init()
3232 urtw_write8_m(sc, URTW_ACM_CONTROL, sc->sc_acmctl); in urtw_8225v2b_rf_init()
3242 urtw_write8_m(sc, URTW_CONFIG1, data8); in urtw_8225v2b_rf_init()
3254 urtw_write8_m(sc, URTW_WPA_CONFIG, 0); in urtw_8225v2b_rf_init()
3260 urtw_write8_m(sc, urtw_8225v2b_rf_part1[i].reg, in urtw_8225v2b_rf_init()
3266 urtw_write8_m(sc, 0x1f8, 0); in urtw_8225v2b_rf_init()
3279 urtw_write8_m(sc, URTW_CONFIG3, in urtw_8225v2b_rf_init()
3321 urtw_write8_m(sc, URTW_TX_GAIN_CCK, 0x03); in urtw_8225v2b_rf_init()
3322 urtw_write8_m(sc, URTW_TX_GAIN_OFDM, 0x07); in urtw_8225v2b_rf_init()
3323 urtw_write8_m(sc, URTW_TX_ANTENNA, 0x03); in urtw_8225v2b_rf_init()
3399 urtw_write8_m(sc, URTW_TX_GAIN_CCK, in urtw_8225v2b_set_txpwrlvl()
3410 urtw_write8_m(sc, URTW_TX_GAIN_OFDM, in urtw_8225v2b_set_txpwrlvl()
3479 urtw_write8_m(sc, URTW_CONFIG3, data | URTW_CONFIG3_ANAPARAM_WRITE); in urtw_8180_set_anaparam()
3482 urtw_write8_m(sc, URTW_CONFIG3, data & ~URTW_CONFIG3_ANAPARAM_WRITE); in urtw_8180_set_anaparam()
3502 urtw_write8_m(sc, URTW_CONFIG3, data | URTW_CONFIG3_ANAPARAM_WRITE); in urtw_8185_set_anaparam2()
3505 urtw_write8_m(sc, URTW_CONFIG3, data & ~URTW_CONFIG3_ANAPARAM_WRITE); in urtw_8185_set_anaparam2()
3565 urtw_write8_m(sc, URTW_CMD, data); in urtw_reset()
3694 urtw_write8_m(sc, URTW_GPIO, 0x01); in urtw_led_on()
3695 urtw_write8_m(sc, URTW_GP_ENABLE, 0x00); in urtw_led_on()
3724 urtw_write8_m(sc, URTW_GPIO, URTW_GPIO_DATA_MAGIC1); in urtw_led_off()
3725 urtw_write8_m(sc, in urtw_led_off()
3836 urtw_write8_m(sc, URTW_CMD, data | URTW_CMD_RX_ENABLE); in urtw_rx_enable()
3863 urtw_write8_m(sc, URTW_MSR, data8); in urtw_tx_enable()
3869 urtw_write8_m(sc, URTW_CW_CONF, data8); in urtw_tx_enable()
3875 urtw_write8_m(sc, URTW_TX_AGC_CTL, data8); in urtw_tx_enable()
3890 urtw_write8_m(sc, URTW_CMD, data8 | URTW_CMD_TX_ENABLE); in urtw_tx_enable()
4337 urtw_write8_m(sc, URTW_SIFS, 0x22); in urtw_updateslottask()
4339 urtw_write8_m(sc, URTW_SLOT, IEEE80211_DUR_SHSLOT); in urtw_updateslottask()
4341 urtw_write8_m(sc, URTW_SLOT, IEEE80211_DUR_SLOT); in urtw_updateslottask()
4342 urtw_write8_m(sc, URTW_8187B_EIFS, 0x5b); in urtw_updateslottask()
4343 urtw_write8_m(sc, URTW_CARRIER_SCOUNT, 0x5b); in urtw_updateslottask()
4345 urtw_write8_m(sc, URTW_SIFS, 0x22); in urtw_updateslottask()
4348 urtw_write8_m(sc, URTW_SLOT, IEEE80211_DUR_SHSLOT); in urtw_updateslottask()
4350 urtw_write8_m(sc, URTW_SLOT, IEEE80211_DUR_SLOT); in urtw_updateslottask()
4352 urtw_write8_m(sc, URTW_DIFS, 0x14); in urtw_updateslottask()
4353 urtw_write8_m(sc, URTW_EIFS, 0x5b - 0x14); in urtw_updateslottask()
4354 urtw_write8_m(sc, URTW_CW_VAL, 0x73); in urtw_updateslottask()
4356 urtw_write8_m(sc, URTW_DIFS, 0x24); in urtw_updateslottask()
4357 urtw_write8_m(sc, URTW_EIFS, 0x5b - 0x24); in urtw_updateslottask()
4358 urtw_write8_m(sc, URTW_CW_VAL, 0xa5); in urtw_updateslottask()