Lines Matching refs:urtw_write32_m
156 #define urtw_write32_m(sc, val, data) do { \ macro
1114 urtw_write32_m(sc, URTW_ANAPARAM2, URTW_8187B_8225_ANAPARAM2_ON); in urtw_adapter_start_b()
1115 urtw_write32_m(sc, URTW_ANAPARAM, URTW_8187B_8225_ANAPARAM_ON); in urtw_adapter_start_b()
1181 urtw_write32_m(sc, URTW_HSSI_PARA, 0x0600321b); in urtw_adapter_start_b()
1193 urtw_write32_m(sc, URTW_MAC0, ((const uint32_t *)macaddr)[0]); in urtw_set_macaddr()
1238 urtw_write32_m(sc, URTW_INT_TIMEOUT, 0); in urtw_adapter_start()
1635 urtw_write32_m(sc, URTW_TX_CONF, data | URTW_TX_LOOPBACK_MAC); in urtw_set_channel()
1641 urtw_write32_m(sc, URTW_TX_CONF, orig); in urtw_set_channel()
1885 urtw_write32_m(sc, URTW_BSSID, ((uint32_t *)ni->ni_bssid)[0]); in urtw_newstate()
2496 urtw_write32_m(sc, URTW_RF_TIMING, 0x000a8008); in urtw_8225_rf_init()
2499 urtw_write32_m(sc, URTW_RF_PARA, 0x100044); in urtw_8225_rf_init()
2577 urtw_write32_m(sc, URTW_HSSI_PARA, 0x3dc00002); in urtw_8225_rf_init()
2842 urtw_write32_m(sc, URTW_ANAPARAM2, in urtw_8225_rf_stop()
2844 urtw_write32_m(sc, URTW_ANAPARAM, URTW_8187B_8225_ANAPARAM_OFF); in urtw_8225_rf_stop()
2845 urtw_write32_m(sc, URTW_ANAPARAM3, in urtw_8225_rf_stop()
2848 urtw_write32_m(sc, URTW_ANAPARAM2, URTW_8225_ANAPARAM2_OFF); in urtw_8225_rf_stop()
2849 urtw_write32_m(sc, URTW_ANAPARAM, URTW_8225_ANAPARAM_OFF); in urtw_8225_rf_stop()
2877 urtw_write32_m(sc, URTW_RF_TIMING, 0x000a8008); in urtw_8225v2_rf_init()
2880 urtw_write32_m(sc, URTW_RF_PARA, 0x100044); in urtw_8225v2_rf_init()
2978 urtw_write32_m(sc, URTW_HSSI_PARA, 0x3dc00002); in urtw_8225v2_rf_init()
3264 urtw_write32_m(sc, 0x1f0, 0); in urtw_8225v2b_rf_init()
3265 urtw_write32_m(sc, 0x1f4, 0); in urtw_8225v2b_rf_init()
3267 urtw_write32_m(sc, URTW_RF_TIMING, 0x4001); in urtw_8225v2b_rf_init()
3341 urtw_write32_m(sc, URTW_8187B_AC_VO, (7 << 12) | (3 << 8) | 0x1c); in urtw_8225v2b_rf_init()
3342 urtw_write32_m(sc, URTW_8187B_AC_VI, (7 << 12) | (3 << 8) | 0x1c); in urtw_8225v2b_rf_init()
3343 urtw_write32_m(sc, URTW_8187B_AC_BE, (7 << 12) | (3 << 8) | 0x1c); in urtw_8225v2b_rf_init()
3344 urtw_write32_m(sc, URTW_8187B_AC_BK, (7 << 12) | (3 << 8) | 0x1c); in urtw_8225v2b_rf_init()
3480 urtw_write32_m(sc, URTW_ANAPARAM, val); in urtw_8180_set_anaparam()
3503 urtw_write32_m(sc, URTW_ANAPARAM2, val); in urtw_8185_set_anaparam2()
3859 urtw_write32_m(sc, URTW_TX_CONF, data); in urtw_tx_enable()
3887 urtw_write32_m(sc, URTW_TX_CONF, data); in urtw_tx_enable()
3938 urtw_write32_m(sc, URTW_RX, data); in urtw_rx_setconf()