Lines Matching defs:_val
1453 #define SET_BITS(_var, _index, _width, _val) \
1456 (_var) |= (((_val) & ((0x1 << (_width)) - 1)) << (_index)); \
1462 #define SET_BITS_LE(_var, _index, _width, _val) \
1465 (_var) |= cpu_to_le32((((_val) & \
1482 #define XGMAC_SET_BITS(_var, _prefix, _field, _val) \
1485 _prefix##_##_field##_WIDTH, (_val))
1492 #define XGMAC_SET_BITS_LE(_var, _prefix, _field, _val) \
1495 _prefix##_##_field##_WIDTH, (_val))
1512 #define XGMAC_IOWRITE(_pdata, _reg, _val) \
1513 bus_write_4((_pdata)->xgmac_res, _reg, (_val))
1515 #define XGMAC_IOWRITE_BITS(_pdata, _reg, _field, _val) \
1520 _reg##_##_field##_WIDTH, (_val)); \
1537 #define XGMAC_MTL_IOWRITE(_pdata, _n, _reg, _val) \
1539 MTL_Q_BASE + ((_n) * MTL_Q_INC) + _reg, (_val))
1541 #define XGMAC_MTL_IOWRITE_BITS(_pdata, _n, _reg, _field, _val) \
1546 _reg##_##_field##_WIDTH, (_val)); \
1562 #define XGMAC_DMA_IOWRITE(_channel, _reg, _val) \
1564 _reg, (_val))
1566 #define XGMAC_DMA_IOWRITE_BITS(_channel, _reg, _field, _val) \
1571 _reg##_##_field##_WIDTH, (_val)); \
1583 #define XPCS_SET_BITS(_var, _prefix, _field, _val) \
1586 _prefix##_##_field##_WIDTH, (_val))
1588 #define XPCS32_IOWRITE(_pdata, _off, _val) \
1589 bus_write_4((_pdata)->xpcs_res, (_off), _val)
1594 #define XPCS16_IOWRITE(_pdata, _off, _val) \
1595 bus_write_2((_pdata)->xpcs_res, (_off), _val)
1608 #define XSIR_SET_BITS(_var, _prefix, _field, _val) \
1611 _prefix##_##_field##_WIDTH, (_val))
1621 #define XSIR0_IOWRITE(_pdata, _reg, _val) \
1622 bus_write_2((_pdata)->sir0_res, _reg, (_val))
1624 #define XSIR0_IOWRITE_BITS(_pdata, _reg, _field, _val) \
1629 _reg##_##_field##_WIDTH, (_val)); \
1641 #define XSIR1_IOWRITE(_pdata, _reg, _val) \
1642 bus_write_2((_pdata)->sir1_res, _reg, (_val))
1644 #define XSIR1_IOWRITE_BITS(_pdata, _reg, _field, _val) \
1649 _reg##_##_field##_WIDTH, (_val)); \
1664 #define XRXTX_IOWRITE(_pdata, _reg, _val) \
1665 bus_write_2((_pdata)->rxtx_res, _reg, (_val))
1667 #define XRXTX_IOWRITE_BITS(_pdata, _reg, _field, _val) \
1672 _reg##_##_field##_WIDTH, (_val)); \
1684 #define XP_SET_BITS(_var, _prefix, _field, _val) \
1687 _prefix##_##_field##_WIDTH, (_val))
1697 #define XP_IOWRITE(_pdata, _reg, _val) \
1699 (_val))
1701 #define XP_IOWRITE_BITS(_pdata, _reg, _field, _val) \
1706 _reg##_##_field##_WIDTH, (_val)); \
1718 #define XI2C_SET_BITS(_var, _prefix, _field, _val) \
1721 _prefix##_##_field##_WIDTH, (_val))
1731 #define XI2C_IOWRITE(_pdata, _reg, _val) \
1733 (_val))
1735 #define XI2C_IOWRITE_BITS(_pdata, _reg, _field, _val) \
1740 _reg##_##_field##_WIDTH, (_val)); \
1756 #define XMDIO_WRITE(_pdata, _mmd, _reg, _val) \
1758 MII_ADDR_C45 | (_mmd << 16) | ((_reg) & 0xffff), (_val)))
1760 #define XMDIO_WRITE_BITS(_pdata, _mmd, _reg, _mask, _val) \
1764 mmd_val |= (_val); \