Lines Matching +full:14 +full:a
5 @ this file except in compliance with the License. You can obtain a copy
21 @ This code is ~4.5 (four and a half) times faster than code generated
222 @ Sigma1(x) (ROTR((x),14) ^ ROTR((x),18) ^ ROTR((x),41))
223 @ LO lo>>14^hi<<18 ^ lo>>18^hi<<14 ^ hi>>9^lo<<23
224 @ HI hi>>14^lo<<18 ^ hi>>18^lo<<14 ^ lo>>9^hi<<23
225 mov r9,r7,lsr#14
227 mov r10,r8,lsr#14
235 eor r9,r9,r8,lsl#14
236 eor r10,r10,r7,lsl#14
294 eor r10,r10,r6,lsl#25 @ Sigma0(a)
297 adc r4,r4,r10 @ T += Sigma0(a)
305 orr r5,r5,r9 @ Maj(a,b,c).lo
308 orr r6,r6,r12 @ Maj(a,b,c).hi
362 @ Sigma1(x) (ROTR((x),14) ^ ROTR((x),18) ^ ROTR((x),41))
363 @ LO lo>>14^hi<<18 ^ lo>>18^hi<<14 ^ hi>>9^lo<<23
364 @ HI hi>>14^lo<<18 ^ hi>>18^lo<<14 ^ lo>>9^hi<<23
365 mov r9,r7,lsr#14
367 mov r10,r8,lsr#14
375 eor r9,r9,r8,lsl#14
376 eor r10,r10,r7,lsl#14
434 eor r10,r10,r6,lsl#25 @ Sigma0(a)
437 adc r4,r4,r10 @ T += Sigma0(a)
445 orr r5,r5,r9 @ Maj(a,b,c).lo
448 orr r6,r6,r12 @ Maj(a,b,c).hi
542 .arch armv7-a
556 vshr.u64 d24,d20,#14 @ 0
588 vbsl d30,d18,d17 @ Maj(a,b,c)
589 veor d23,d26 @ Sigma0(a)
593 vshr.u64 d24,d19,#14 @ 1
625 vbsl d30,d17,d16 @ Maj(a,b,c)
626 veor d22,d26 @ Sigma0(a)
630 vshr.u64 d24,d18,#14 @ 2
662 vbsl d30,d16,d23 @ Maj(a,b,c)
663 veor d21,d26 @ Sigma0(a)
667 vshr.u64 d24,d17,#14 @ 3
699 vbsl d30,d23,d22 @ Maj(a,b,c)
700 veor d20,d26 @ Sigma0(a)
704 vshr.u64 d24,d16,#14 @ 4
736 vbsl d30,d22,d21 @ Maj(a,b,c)
737 veor d19,d26 @ Sigma0(a)
741 vshr.u64 d24,d23,#14 @ 5
773 vbsl d30,d21,d20 @ Maj(a,b,c)
774 veor d18,d26 @ Sigma0(a)
778 vshr.u64 d24,d22,#14 @ 6
810 vbsl d30,d20,d19 @ Maj(a,b,c)
811 veor d17,d26 @ Sigma0(a)
815 vshr.u64 d24,d21,#14 @ 7
847 vbsl d30,d19,d18 @ Maj(a,b,c)
848 veor d16,d26 @ Sigma0(a)
852 vshr.u64 d24,d20,#14 @ 8
884 vbsl d30,d18,d17 @ Maj(a,b,c)
885 veor d23,d26 @ Sigma0(a)
889 vshr.u64 d24,d19,#14 @ 9
921 vbsl d30,d17,d16 @ Maj(a,b,c)
922 veor d22,d26 @ Sigma0(a)
926 vshr.u64 d24,d18,#14 @ 10
958 vbsl d30,d16,d23 @ Maj(a,b,c)
959 veor d21,d26 @ Sigma0(a)
963 vshr.u64 d24,d17,#14 @ 11
995 vbsl d30,d23,d22 @ Maj(a,b,c)
996 veor d20,d26 @ Sigma0(a)
1000 vshr.u64 d24,d16,#14 @ 12
1032 vbsl d30,d22,d21 @ Maj(a,b,c)
1033 veor d19,d26 @ Sigma0(a)
1037 vshr.u64 d24,d23,#14 @ 13
1069 vbsl d30,d21,d20 @ Maj(a,b,c)
1070 veor d18,d26 @ Sigma0(a)
1074 vshr.u64 d24,d22,#14 @ 14
1075 #if 14<16
1079 #if 14>0
1088 #if 14<16 && defined(__ARMEL__)
1106 vbsl d30,d20,d19 @ Maj(a,b,c)
1107 veor d17,d26 @ Sigma0(a)
1111 vshr.u64 d24,d21,#14 @ 15
1143 vbsl d30,d19,d18 @ Maj(a,b,c)
1144 veor d16,d26 @ Sigma0(a)
1160 veor q15,q13 @ sigma1(X[i+14])
1168 vshr.u64 d24,d20,#14 @ from NEON_00_15
1197 vbsl d30,d18,d17 @ Maj(a,b,c)
1198 veor d23,d26 @ Sigma0(a)
1202 vshr.u64 d24,d19,#14 @ 17
1234 vbsl d30,d17,d16 @ Maj(a,b,c)
1235 veor d22,d26 @ Sigma0(a)
1248 veor q15,q13 @ sigma1(X[i+14])
1256 vshr.u64 d24,d18,#14 @ from NEON_00_15
1285 vbsl d30,d16,d23 @ Maj(a,b,c)
1286 veor d21,d26 @ Sigma0(a)
1290 vshr.u64 d24,d17,#14 @ 19
1322 vbsl d30,d23,d22 @ Maj(a,b,c)
1323 veor d20,d26 @ Sigma0(a)
1336 veor q15,q13 @ sigma1(X[i+14])
1344 vshr.u64 d24,d16,#14 @ from NEON_00_15
1373 vbsl d30,d22,d21 @ Maj(a,b,c)
1374 veor d19,d26 @ Sigma0(a)
1378 vshr.u64 d24,d23,#14 @ 21
1410 vbsl d30,d21,d20 @ Maj(a,b,c)
1411 veor d18,d26 @ Sigma0(a)
1424 veor q15,q13 @ sigma1(X[i+14])
1432 vshr.u64 d24,d22,#14 @ from NEON_00_15
1461 vbsl d30,d20,d19 @ Maj(a,b,c)
1462 veor d17,d26 @ Sigma0(a)
1466 vshr.u64 d24,d21,#14 @ 23
1498 vbsl d30,d19,d18 @ Maj(a,b,c)
1499 veor d16,d26 @ Sigma0(a)
1512 veor q15,q13 @ sigma1(X[i+14])
1520 vshr.u64 d24,d20,#14 @ from NEON_00_15
1549 vbsl d30,d18,d17 @ Maj(a,b,c)
1550 veor d23,d26 @ Sigma0(a)
1554 vshr.u64 d24,d19,#14 @ 25
1586 vbsl d30,d17,d16 @ Maj(a,b,c)
1587 veor d22,d26 @ Sigma0(a)
1600 veor q15,q13 @ sigma1(X[i+14])
1608 vshr.u64 d24,d18,#14 @ from NEON_00_15
1637 vbsl d30,d16,d23 @ Maj(a,b,c)
1638 veor d21,d26 @ Sigma0(a)
1642 vshr.u64 d24,d17,#14 @ 27
1674 vbsl d30,d23,d22 @ Maj(a,b,c)
1675 veor d20,d26 @ Sigma0(a)
1688 veor q15,q13 @ sigma1(X[i+14])
1696 vshr.u64 d24,d16,#14 @ from NEON_00_15
1725 vbsl d30,d22,d21 @ Maj(a,b,c)
1726 veor d19,d26 @ Sigma0(a)
1730 vshr.u64 d24,d23,#14 @ 29
1762 vbsl d30,d21,d20 @ Maj(a,b,c)
1763 veor d18,d26 @ Sigma0(a)
1776 veor q15,q13 @ sigma1(X[i+14])
1784 vshr.u64 d24,d22,#14 @ from NEON_00_15
1813 vbsl d30,d20,d19 @ Maj(a,b,c)
1814 veor d17,d26 @ Sigma0(a)
1818 vshr.u64 d24,d21,#14 @ 31
1850 vbsl d30,d19,d18 @ Maj(a,b,c)
1851 veor d16,d26 @ Sigma0(a)