Lines Matching full:d6
411 vdup.32 d6,r4
443 vmlal.u32 q5,d3,d6[1]
445 vmlal.u32 q6,d5,d6[1]
446 vmlal.u32 q7,d7,d6[1]
549 vshl.u32 d6,d5,#2
554 vadd.i32 d6,d6,d5
559 vst4.32 {d4[0],d5[0],d6[0],d7[0]},[r6]!
560 vst4.32 {d4[1],d5[1],d6[1],d7[1]},[r7]!
576 vshl.u32 d6,d16,#2
582 vadd.i32 d6,d6,d16
587 vst4.32 {d4[0],d5[0],d6[0],d7[0]},[r6]!
588 vst4.32 {d4[1],d5[1],d6[1],d7[1]},[r7]!
755 vld4.32 {d4[1],d5[1],d6[1],d7[1]},[r7]!
756 vld4.32 {d4[0],d5[0],d6[0],d7[0]},[r6]!
809 vmlal.u32 q5,d25,d6[1]
811 vmlal.u32 q6,d27,d6[1]
812 vmlal.u32 q7,d29,d6[1]
846 vmlal.u32 q5,d24,d6[0]
848 vmlal.u32 q6,d26,d6[0]
851 vmlal.u32 q7,d28,d6[0]
950 vld4.32 {d4[1],d5[1],d6[1],d7[1]},[r7]!
952 vld4.32 {d4[0],d5[0],d6[0],d7[0]},[r6]!
968 vmlal.u32 q5,d25,d6
972 vmlal.u32 q6,d27,d6
973 vmlal.u32 q7,d29,d6
998 vld4.32 {d4[1],d5[1],d6[1],d7[1]},[r7]!
1000 vld4.32 {d4[0],d5[0],d6[0],d7[0]},[r6]!
1014 vmlal.u32 q5,d24,d6
1016 vmlal.u32 q6,d26,d6
1017 vmlal.u32 q7,d28,d6