Lines Matching full:d3
222 vld1.32 {d0,d1,d2,d3}, [r1]! @ can't specify :32 :-(
241 vmull.u32 q12,d28,d3[0]
243 vmull.u32 q13,d28,d3[1]
290 vmlal.u32 q12,d28,d3[0]
292 vmlal.u32 q13,d28,d3[1]
355 vld1.32 {d0,d1,d2,d3},[r1]!
380 vmlal.u32 q12,d28,d3[0]
382 vmlal.u32 q13,d28,d3[1]
411 vmlal.u32 q13,d28,d3[0]
413 vmlal.u32 q6,d28,d3[1]
442 vmlal.u32 q6,d28,d3[0]
444 vmlal.u32 q7,d28,d3[1]
473 vmlal.u32 q7,d28,d3[0]
475 vmlal.u32 q8,d28,d3[1]
504 vmlal.u32 q8,d28,d3[0]
506 vmlal.u32 q9,d28,d3[1]
535 vmlal.u32 q9,d28,d3[0]
537 vmlal.u32 q10,d28,d3[1]
566 vmlal.u32 q10,d28,d3[0]
568 vmlal.u32 q11,d28,d3[1]
597 vmlal.u32 q11,d28,d3[0]
599 vmlal.u32 q12,d28,d3[1]
602 vld1.32 {d0,d1,d2,d3},[r1]!
633 vmlal.u32 q12,d28,d3[0]
634 vmlal.u32 q13,d28,d3[1]
655 vmlal.u32 q13,d28,d3[0]
656 vmlal.u32 q6,d28,d3[1]
677 vmlal.u32 q6,d28,d3[0]
678 vmlal.u32 q7,d28,d3[1]
699 vmlal.u32 q7,d28,d3[0]
700 vmlal.u32 q8,d28,d3[1]
721 vmlal.u32 q8,d28,d3[0]
722 vmlal.u32 q9,d28,d3[1]
743 vmlal.u32 q9,d28,d3[0]
744 vmlal.u32 q10,d28,d3[1]
765 vmlal.u32 q10,d28,d3[0]
766 vmlal.u32 q11,d28,d3[1]
787 vmlal.u32 q11,d28,d3[0]
788 vmlal.u32 q12,d28,d3[1]
794 vld1.32 {d0,d1,d2,d3},[r1]!