Lines Matching refs:msg3

68    __m128i msg0, msg1, msg2, msg3;  in intel_sha1_step()  local
117 msg3 = _mm_loadu_si128((const __m128i*) (data+48)); in intel_sha1_step()
118 msg3 = _mm_shuffle_epi8(msg3, shuf_mask); in intel_sha1_step()
119 e1 = _mm_sha1nexte_epu32(e1, msg3); in intel_sha1_step()
121 msg0 = _mm_sha1msg2_epu32(msg0, msg3); in intel_sha1_step()
123 msg2 = _mm_sha1msg1_epu32(msg2, msg3); in intel_sha1_step()
124 msg1 = _mm_xor_si128(msg1, msg3); in intel_sha1_step()
131 msg3 = _mm_sha1msg1_epu32(msg3, msg0); in intel_sha1_step()
140 msg3 = _mm_xor_si128(msg3, msg1); in intel_sha1_step()
145 msg3 = _mm_sha1msg2_epu32(msg3, msg2); in intel_sha1_step()
151 e1 = _mm_sha1nexte_epu32(e1, msg3); in intel_sha1_step()
153 msg0 = _mm_sha1msg2_epu32(msg0, msg3); in intel_sha1_step()
155 msg2 = _mm_sha1msg1_epu32(msg2, msg3); in intel_sha1_step()
156 msg1 = _mm_xor_si128(msg1, msg3); in intel_sha1_step()
163 msg3 = _mm_sha1msg1_epu32(msg3, msg0); in intel_sha1_step()
172 msg3 = _mm_xor_si128(msg3, msg1); in intel_sha1_step()
177 msg3 = _mm_sha1msg2_epu32(msg3, msg2); in intel_sha1_step()
183 e1 = _mm_sha1nexte_epu32(e1, msg3); in intel_sha1_step()
185 msg0 = _mm_sha1msg2_epu32(msg0, msg3); in intel_sha1_step()
187 msg2 = _mm_sha1msg1_epu32(msg2, msg3); in intel_sha1_step()
188 msg1 = _mm_xor_si128(msg1, msg3); in intel_sha1_step()
195 msg3 = _mm_sha1msg1_epu32(msg3, msg0); in intel_sha1_step()
204 msg3 = _mm_xor_si128(msg3, msg1); in intel_sha1_step()
209 msg3 = _mm_sha1msg2_epu32(msg3, msg2); in intel_sha1_step()
215 e1 = _mm_sha1nexte_epu32(e1, msg3); in intel_sha1_step()
217 msg0 = _mm_sha1msg2_epu32(msg0, msg3); in intel_sha1_step()
219 msg2 = _mm_sha1msg1_epu32(msg2, msg3); in intel_sha1_step()
220 msg1 = _mm_xor_si128(msg1, msg3); in intel_sha1_step()
227 msg3 = _mm_sha1msg1_epu32(msg3, msg0); in intel_sha1_step()
235 msg3 = _mm_xor_si128(msg3, msg1); in intel_sha1_step()
240 msg3 = _mm_sha1msg2_epu32(msg3, msg2); in intel_sha1_step()
244 e1 = _mm_sha1nexte_epu32(e1, msg3); in intel_sha1_step()