Lines Matching refs:msg1
68 __m128i msg0, msg1, msg2, msg3; in intel_sha1_step() local
100 msg1 = _mm_loadu_si128((const __m128i*) (data+16)); in intel_sha1_step()
101 msg1 = _mm_shuffle_epi8(msg1, shuf_mask); in intel_sha1_step()
102 e1 = _mm_sha1nexte_epu32(e1, msg1); in intel_sha1_step()
105 msg0 = _mm_sha1msg1_epu32(msg0, msg1); in intel_sha1_step()
113 msg1 = _mm_sha1msg1_epu32(msg1, msg2); in intel_sha1_step()
124 msg1 = _mm_xor_si128(msg1, msg3); in intel_sha1_step()
129 msg1 = _mm_sha1msg2_epu32(msg1, msg0); in intel_sha1_step()
135 e1 = _mm_sha1nexte_epu32(e1, msg1); in intel_sha1_step()
137 msg2 = _mm_sha1msg2_epu32(msg2, msg1); in intel_sha1_step()
139 msg0 = _mm_sha1msg1_epu32(msg0, msg1); in intel_sha1_step()
140 msg3 = _mm_xor_si128(msg3, msg1); in intel_sha1_step()
147 msg1 = _mm_sha1msg1_epu32(msg1, msg2); in intel_sha1_step()
156 msg1 = _mm_xor_si128(msg1, msg3); in intel_sha1_step()
161 msg1 = _mm_sha1msg2_epu32(msg1, msg0); in intel_sha1_step()
167 e1 = _mm_sha1nexte_epu32(e1, msg1); in intel_sha1_step()
169 msg2 = _mm_sha1msg2_epu32(msg2, msg1); in intel_sha1_step()
171 msg0 = _mm_sha1msg1_epu32(msg0, msg1); in intel_sha1_step()
172 msg3 = _mm_xor_si128(msg3, msg1); in intel_sha1_step()
179 msg1 = _mm_sha1msg1_epu32(msg1, msg2); in intel_sha1_step()
188 msg1 = _mm_xor_si128(msg1, msg3); in intel_sha1_step()
193 msg1 = _mm_sha1msg2_epu32(msg1, msg0); in intel_sha1_step()
199 e1 = _mm_sha1nexte_epu32(e1, msg1); in intel_sha1_step()
201 msg2 = _mm_sha1msg2_epu32(msg2, msg1); in intel_sha1_step()
203 msg0 = _mm_sha1msg1_epu32(msg0, msg1); in intel_sha1_step()
204 msg3 = _mm_xor_si128(msg3, msg1); in intel_sha1_step()
211 msg1 = _mm_sha1msg1_epu32(msg1, msg2); in intel_sha1_step()
220 msg1 = _mm_xor_si128(msg1, msg3); in intel_sha1_step()
225 msg1 = _mm_sha1msg2_epu32(msg1, msg0); in intel_sha1_step()
231 e1 = _mm_sha1nexte_epu32(e1, msg1); in intel_sha1_step()
233 msg2 = _mm_sha1msg2_epu32(msg2, msg1); in intel_sha1_step()
235 msg3 = _mm_xor_si128(msg3, msg1); in intel_sha1_step()