Lines Matching full:smmu

159 			iommus = <&smmu TEGRA194_SID_EQOS>;
208 iommus = <&smmu TEGRA194_SID_GPCDMA_0>;
592 iommus = <&smmu TEGRA194_SID_APE>;
1037 iommus = <&smmu TEGRA194_SID_SDMMC1>;
1076 iommus = <&smmu TEGRA194_SID_SDMMC3>;
1115 iommus = <&smmu TEGRA194_SID_SDMMC4>;
1151 iommus = <&smmu TEGRA194_SID_HDA>;
1277 iommus = <&smmu TEGRA194_SID_XUSB_DEV>;
1311 iommus = <&smmu TEGRA194_SID_XUSB_HOST>;
1734 compatible = "nvidia,tegra194-smmu", "nvidia,smmu-500";
1809 smmu: iommu@12000000 {
1810 compatible = "nvidia,tegra194-smmu", "nvidia,smmu-500";
1906 iommus = <&smmu TEGRA194_SID_HOST1X>;
1910 iommu-map = <0 &smmu TEGRA194_SID_HOST1X_CTX0 1>,
1911 <1 &smmu TEGRA194_SID_HOST1X_CTX1 1>,
1912 <2 &smmu TEGRA194_SID_HOST1X_CTX2 1>,
1913 <3 &smmu TEGRA194_SID_HOST1X_CTX3 1>,
1914 <4 &smmu TEGRA194_SID_HOST1X_CTX4 1>,
1915 <5 &smmu TEGRA194_SID_HOST1X_CTX5 1>,
1916 <6 &smmu TEGRA194_SID_HOST1X_CTX6 1>,
1917 <7 &smmu TEGRA194_SID_HOST1X_CTX7 1>;
1932 iommus = <&smmu TEGRA194_SID_NVDEC1>;
2047 iommus = <&smmu TEGRA194_SID_VIC>;
2063 iommus = <&smmu TEGRA194_SID_NVJPG>;
2080 iommus = <&smmu TEGRA194_SID_NVDEC>;
2099 iommus = <&smmu TEGRA194_SID_NVENC>;
2254 iommus = <&smmu TEGRA194_SID_NVENC1>;
2404 iommu-map = <0x0 &smmu TEGRA194_SID_PCIE1 0x1000>;
2456 iommu-map = <0x0 &smmu TEGRA194_SID_PCIE2 0x1000>;
2508 iommu-map = <0x0 &smmu TEGRA194_SID_PCIE3 0x1000>;
2560 iommu-map = <0x0 &smmu TEGRA194_SID_PCIE4 0x1000>;
2599 iommu-map = <0x0 &smmu TEGRA194_SID_PCIE4 0x1000>;
2651 iommu-map = <0x0 &smmu TEGRA194_SID_PCIE0 0x1000>;
2690 iommu-map = <0x0 &smmu TEGRA194_SID_PCIE0 0x1000>;
2745 iommu-map = <0x0 &smmu TEGRA194_SID_PCIE5 0x1000>;
2787 iommu-map = <0x0 &smmu TEGRA194_SID_PCIE5 0x1000>;
2863 iommus = <&smmu TEGRA194_SID_BPMP>;