Lines Matching refs:RZA1_PINMUX
193 pinmux = <RZA1_PINMUX(1, 6, 1)>, /* RIIC3SCL */
194 <RZA1_PINMUX(1, 7, 1)>; /* RIIC3SDA */
198 pinmux = <RZA1_PINMUX(1, 9, 3)>, /* IRQ3 */
199 <RZA1_PINMUX(1, 8, 3)>, /* IRQ2 */
200 <RZA1_PINMUX(1, 11, 3)>; /* IRQ5 */
205 pinmux = <RZA1_PINMUX(3, 0, 6)>, /* TxD2 */
206 <RZA1_PINMUX(3, 2, 4)>; /* RxD2 */
212 pinmux = <RZA1_PINMUX(1, 14, 4)>, /* ET_COL */
213 <RZA1_PINMUX(5, 9, 2)>, /* ET_MDC */
214 <RZA1_PINMUX(3, 3, 2)>, /* ET_MDIO */
215 <RZA1_PINMUX(3, 4, 2)>, /* ET_RXCLK */
216 <RZA1_PINMUX(3, 5, 2)>, /* ET_RXER */
217 <RZA1_PINMUX(3, 6, 2)>, /* ET_RXDV */
218 <RZA1_PINMUX(2, 0, 2)>, /* ET_TXCLK */
219 <RZA1_PINMUX(2, 1, 2)>, /* ET_TXER */
220 <RZA1_PINMUX(2, 2, 2)>, /* ET_TXEN */
221 <RZA1_PINMUX(2, 3, 2)>, /* ET_CRS */
222 <RZA1_PINMUX(2, 4, 2)>, /* ET_TXD0 */
223 <RZA1_PINMUX(2, 5, 2)>, /* ET_TXD1 */
224 <RZA1_PINMUX(2, 6, 2)>, /* ET_TXD2 */
225 <RZA1_PINMUX(2, 7, 2)>, /* ET_TXD3 */
226 <RZA1_PINMUX(2, 8, 2)>, /* ET_RXD0 */
227 <RZA1_PINMUX(2, 9, 2)>, /* ET_RXD1 */
228 <RZA1_PINMUX(2, 10, 2)>, /* ET_RXD2 */
229 <RZA1_PINMUX(2, 11, 2)>; /* ET_RXD3 */
234 pinmux = <RZA1_PINMUX(3, 8, 7)>, /* SD_CD_1 */
235 <RZA1_PINMUX(3, 9, 7)>, /* SD_WP_1 */
236 <RZA1_PINMUX(3, 10, 7)>, /* SD_D1_1 */
237 <RZA1_PINMUX(3, 11, 7)>, /* SD_D0_1 */
238 <RZA1_PINMUX(3, 12, 7)>, /* SD_CLK_1 */
239 <RZA1_PINMUX(3, 13, 7)>, /* SD_CMD_1 */
240 <RZA1_PINMUX(3, 14, 7)>, /* SD_D3_1 */
241 <RZA1_PINMUX(3, 15, 7)>; /* SD_D2_1 */