Lines Matching +full:0 +full:x00000012
16 Register (IPBRR0) at offset 0x0BF8.
20 0x01900102 T1040
78 reg = <0xf0000 0x1000>;
79 interrupts = <18 2 0 0>;
80 fsl,tmu-range = <0x000a0000 0x00090026 0x0008004a 0x0001006a>;
81 fsl,tmu-calibration = <0x00000000 0x00000025>,
82 <0x00000001 0x00000028>,
83 <0x00000002 0x0000002d>,
84 <0x00000003 0x00000031>,
85 <0x00000004 0x00000036>,
86 <0x00000005 0x0000003a>,
87 <0x00000006 0x00000040>,
88 <0x00000007 0x00000044>,
89 <0x00000008 0x0000004a>,
90 <0x00000009 0x0000004f>,
91 <0x0000000a 0x00000054>,
92 <0x00010000 0x0000000d>,
93 <0x00010001 0x00000013>,
94 <0x00010002 0x00000019>,
95 <0x00010003 0x0000001f>,
96 <0x00010004 0x00000025>,
97 <0x00010005 0x0000002d>,
98 <0x00010006 0x00000033>,
99 <0x00010007 0x00000043>,
100 <0x00010008 0x0000004b>,
101 <0x00010009 0x00000053>,
102 <0x00020000 0x00000010>,
103 <0x00020001 0x00000017>,
104 <0x00020002 0x0000001f>,
105 <0x00020003 0x00000029>,
106 <0x00020004 0x00000031>,
107 <0x00020005 0x0000003c>,
108 <0x00020006 0x00000042>,
109 <0x00020007 0x0000004d>,
110 <0x00020008 0x00000056>,
111 <0x00030000 0x00000012>,
112 <0x00030001 0x0000001d>;