Lines Matching refs:phy_idx
867 enum rtw89_phy_idx phy_idx)
872 if (phy_idx == RTW89_PHY_0) {
878 phy_idx);
882 phy_idx);
890 1, phy_idx);
894 0, phy_idx);
906 sco_comp, phy_idx);
913 1, phy_idx);
917 0, phy_idx);
921 sco_comp, phy_idx);
927 phy_idx);
930 phy_idx);
1014 enum rtw89_phy_idx phy_idx)
1020 phy_idx);
1022 phy_idx);
1024 0x0, phy_idx);
1028 phy_idx);
1030 phy_idx);
1032 0x0, phy_idx);
1036 phy_idx);
1038 phy_idx);
1040 0x0, phy_idx);
1044 phy_idx);
1046 phy_idx);
1049 phy_idx);
1057 phy_idx);
1059 phy_idx);
1062 phy_idx);
1069 if (phy_idx == RTW89_PHY_0) {
1127 enum rtw89_phy_idx phy_idx)
1130 phy_idx);
1132 phy_idx);
1134 phy_idx);
1138 enum rtw89_phy_idx phy_idx, bool en)
1143 phy_idx);
1147 phy_idx);
1151 enum rtw89_phy_idx phy_idx)
1157 rtw8852a_bb_reset_all(rtwdev, phy_idx);
1165 enum rtw89_phy_idx phy_idx)
1171 rtw89_mac_txpwr_write32(rtwdev, phy_idx, addr, 0);
1200 enum rtw89_phy_idx phy_idx)
1204 rtw8852a_bb_reset_all(rtwdev, phy_idx);
1212 enum rtw89_phy_idx phy_idx)
1222 rtw8852a_ctrl_ch(rtwdev, chan->channel, phy_idx);
1223 rtw8852a_ctrl_bw(rtwdev, pri_ch_idx, chan->band_width, phy_idx);
1228 rtw8852a_bbrst_for_rfk(rtwdev, phy_idx);
1233 rtw8852a_bb_reset_all(rtwdev, phy_idx);
1239 enum rtw89_phy_idx phy_idx)
1242 rtw8852a_set_channel_bb(rtwdev, chan, phy_idx);
1269 u8 phy_idx)
1275 if (phy_idx == RTW89_PHY_0)
1296 enum rtw89_phy_idx phy_idx)
1303 rtw8852a_tssi_cont_en_phyidx(rtwdev, false, phy_idx);
1306 rtw8852a_bb_reset_en(rtwdev, phy_idx, false);
1311 rtw8852a_tssi_cont_en_phyidx(rtwdev, true, phy_idx);
1312 rtw8852a_bb_reset_en(rtwdev, phy_idx, true);
1357 enum rtw89_phy_idx phy_idx = rtwvif_link->phy_idx;
1359 rtw8852a_rx_dck(rtwdev, phy_idx, true, chanctx_idx);
1360 rtw8852a_iqk(rtwdev, phy_idx, chanctx_idx);
1361 rtw8852a_tssi(rtwdev, phy_idx, chanctx_idx);
1362 rtw8852a_dpk(rtwdev, phy_idx, chanctx_idx);
1366 enum rtw89_phy_idx phy_idx,
1369 rtw8852a_tssi_scan(rtwdev, phy_idx, chan);
1376 rtw8852a_wifi_scan_notify(rtwdev, start, rtwvif_link->phy_idx);
1386 enum rtw89_phy_idx phy_idx, s16 ref)
1437 enum rtw89_phy_idx phy_idx)
1450 rtw89_mac_txpwr_write32_mask(rtwdev, phy_idx, R_AX_PWR_RATE_CTRL,
1454 val = rtw8852a_bb_cal_txpwr_ref(rtwdev, phy_idx, ref_ofdm);
1458 phy_idx);
1461 val = rtw8852a_bb_cal_txpwr_ref(rtwdev, phy_idx, ref_cck);
1465 phy_idx);
1470 enum rtw89_phy_idx phy_idx)
1472 rtw89_phy_set_txpwr_byrate(rtwdev, chan, phy_idx);
1473 rtw89_phy_set_txpwr_offset(rtwdev, chan, phy_idx);
1474 rtw89_phy_set_txpwr_limit(rtwdev, chan, phy_idx);
1475 rtw89_phy_set_txpwr_limit_ru(rtwdev, chan, phy_idx);
1479 enum rtw89_phy_idx phy_idx)
1481 rtw8852a_set_txpwr_ref(rtwdev, phy_idx);
1485 rtw8852a_init_txpwr_unit(struct rtw89_dev *rtwdev, enum rtw89_phy_idx phy_idx)
1489 ret = rtw89_mac_txpwr_write32(rtwdev, phy_idx, R_AX_PWR_UL_CTRL2, 0x07763333);
1493 ret = rtw89_mac_txpwr_write32(rtwdev, phy_idx, R_AX_PWR_COEXT_CTRL, 0x01ebf004);
1497 ret = rtw89_mac_txpwr_write32(rtwdev, phy_idx, R_AX_PWR_UL_CTRL0, 0x0002f8ff);
1664 enum rtw89_phy_idx phy_idx)
1751 enum rtw89_phy_idx phy_idx)