Lines Matching refs:addReg

174                                                         .addReg(RISCV::X1)  in LowerPATCHPOINT()
175 .addReg(RISCV::X1) in LowerPATCHPOINT()
220 .addReg(RISCV::X1) in LowerSTATEPOINT()
226 .addReg(RISCV::X1) in LowerSTATEPOINT()
561 .addReg(ScratchRegs[0]) in LowerKCFI_CHECK()
562 .addReg(RISCV::X0) in LowerKCFI_CHECK()
577 .addReg(ScratchRegs[0]) in LowerKCFI_CHECK()
578 .addReg(AddrReg) in LowerKCFI_CHECK()
589 MCInstBuilder(RISCV::LUI).addReg(ScratchRegs[1]).addImm(Hi20)); in LowerKCFI_CHECK()
596 .addReg(ScratchRegs[1]) in LowerKCFI_CHECK()
597 .addReg(ScratchRegs[1]) in LowerKCFI_CHECK()
605 .addReg(ScratchRegs[0]) in LowerKCFI_CHECK()
606 .addReg(ScratchRegs[1]) in LowerKCFI_CHECK()
658 MCInstBuilder(RISCV::SLLI).addReg(RISCV::X6).addReg(Reg).addImm(8), in EmitHwasanMemaccessSymbols()
661 .addReg(RISCV::X6) in EmitHwasanMemaccessSymbols()
662 .addReg(RISCV::X6) in EmitHwasanMemaccessSymbols()
667 .addReg(RISCV::X6) in EmitHwasanMemaccessSymbols()
668 .addReg(RISCV::X5) in EmitHwasanMemaccessSymbols()
669 .addReg(RISCV::X6), in EmitHwasanMemaccessSymbols()
672 MCInstBuilder(RISCV::LBU).addReg(RISCV::X6).addReg(RISCV::X6).addImm(0), in EmitHwasanMemaccessSymbols()
676 MCInstBuilder(RISCV::SRLI).addReg(RISCV::X7).addReg(Reg).addImm(56), in EmitHwasanMemaccessSymbols()
682 .addReg(RISCV::X7) in EmitHwasanMemaccessSymbols()
683 .addReg(RISCV::X6) in EmitHwasanMemaccessSymbols()
690 .addReg(RISCV::X0) in EmitHwasanMemaccessSymbols()
691 .addReg(RISCV::X1) in EmitHwasanMemaccessSymbols()
697 .addReg(RISCV::X28) in EmitHwasanMemaccessSymbols()
698 .addReg(RISCV::X0) in EmitHwasanMemaccessSymbols()
704 .addReg(RISCV::X6) in EmitHwasanMemaccessSymbols()
705 .addReg(RISCV::X28) in EmitHwasanMemaccessSymbols()
710 MCInstBuilder(RISCV::ANDI).addReg(RISCV::X28).addReg(Reg).addImm(0xF), in EmitHwasanMemaccessSymbols()
715 .addReg(RISCV::X28) in EmitHwasanMemaccessSymbols()
716 .addReg(RISCV::X28) in EmitHwasanMemaccessSymbols()
721 .addReg(RISCV::X28) in EmitHwasanMemaccessSymbols()
722 .addReg(RISCV::X6) in EmitHwasanMemaccessSymbols()
727 MCInstBuilder(RISCV::ORI).addReg(RISCV::X6).addReg(Reg).addImm(0xF), in EmitHwasanMemaccessSymbols()
730 MCInstBuilder(RISCV::LBU).addReg(RISCV::X6).addReg(RISCV::X6).addImm(0), in EmitHwasanMemaccessSymbols()
734 .addReg(RISCV::X6) in EmitHwasanMemaccessSymbols()
735 .addReg(RISCV::X7) in EmitHwasanMemaccessSymbols()
777 .addReg(RISCV::X2) in EmitHwasanMemaccessSymbols()
778 .addReg(RISCV::X2) in EmitHwasanMemaccessSymbols()
784 .addReg(RISCV::X10) in EmitHwasanMemaccessSymbols()
785 .addReg(RISCV::X2) in EmitHwasanMemaccessSymbols()
790 .addReg(RISCV::X11) in EmitHwasanMemaccessSymbols()
791 .addReg(RISCV::X2) in EmitHwasanMemaccessSymbols()
797 MCInstBuilder(RISCV::SD).addReg(RISCV::X8).addReg(RISCV::X2).addImm(8 * in EmitHwasanMemaccessSymbols()
802 MCInstBuilder(RISCV::SD).addReg(RISCV::X1).addReg(RISCV::X2).addImm(1 * in EmitHwasanMemaccessSymbols()
807 .addReg(RISCV::X10) in EmitHwasanMemaccessSymbols()
808 .addReg(Reg) in EmitHwasanMemaccessSymbols()
813 .addReg(RISCV::X11) in EmitHwasanMemaccessSymbols()
814 .addReg(RISCV::X0) in EmitHwasanMemaccessSymbols()