Lines Matching refs:is128BitVector
1398 if (VT.is128BitVector() || VT.is64BitVector()) { in AArch64TargetLowering()
2032 bool PreferNEON = VT.is64BitVector() || VT.is128BitVector(); in addTypeForFixedLengthSVE()
4973 assert(ExtTy.is128BitVector() && "Unexpected extension size"); in addRequiredExtensionForVectorMULL()
5027 assert(VT.is128BitVector() && "Unexpected vector MULL size"); in skipExtensionForVectorMULL()
5287 assert((VT.is128BitVector() || VT.is64BitVector()) && VT.isInteger() && in LowerMUL()
7118 if (OverrideNEON && (VT.is128BitVector() || VT.is64BitVector())) in useSVEForFixedLengthVectorVT()
7362 else if (RegVT == MVT::f128 || RegVT.is128BitVector()) in LowerFormalArguments()
12146 assert((SrcVT.is64BitVector() || SrcVT.is128BitVector()) && in ReconstructShuffle()
12952 if (!Extract.getOperand(0).getValueType().is128BitVector()) in constructDup()
12973 V.getOperand(0).getValueType().is128BitVector()) { in constructDup()
14521 if (InVT.is128BitVector()) { in LowerEXTRACT_SUBVECTOR()
14745 (VT.is128BitVector() || VT.is64BitVector())) { in isShuffleMaskLegal()
18594 if (!Op.getValueType().is64BitVector() && !Op.getValueType().is128BitVector()) in performFpToIntCombine()
19057 if (!VT.is64BitVector() && !VT.is128BitVector()) in performANDCombine()
19423 if (N->getNumOperands() == 2 && N0Opc == N1Opc && VT.is128BitVector() && in performConcatVectorsCombine()
20042 if (!VT.is128BitVector()) { in performAddSubLongCombine()
22435 if (!VT.is128BitVector() && !VT.is64BitVector()) in performPostLD1Combine()
25044 if (!SubvecVT.is128BitVector()) in performDupLane128Combine()