1*c6825c63SJeff Brasen // SPDX-License-Identifier: GPL-2.0+ 2*c6825c63SJeff Brasen /* 3*c6825c63SJeff Brasen * Serial Port driver for Tegra devices 4*c6825c63SJeff Brasen * 5*c6825c63SJeff Brasen * Copyright (c) 2020, NVIDIA CORPORATION. All rights reserved. 6*c6825c63SJeff Brasen */ 7*c6825c63SJeff Brasen 8*c6825c63SJeff Brasen #include <linux/acpi.h> 9*c6825c63SJeff Brasen #include <linux/clk.h> 10*c6825c63SJeff Brasen #include <linux/console.h> 11*c6825c63SJeff Brasen #include <linux/delay.h> 12*c6825c63SJeff Brasen #include <linux/io.h> 13*c6825c63SJeff Brasen #include <linux/module.h> 14*c6825c63SJeff Brasen #include <linux/reset.h> 15*c6825c63SJeff Brasen #include <linux/slab.h> 16*c6825c63SJeff Brasen 17*c6825c63SJeff Brasen #include "8250.h" 18*c6825c63SJeff Brasen 19*c6825c63SJeff Brasen struct tegra_uart { 20*c6825c63SJeff Brasen struct clk *clk; 21*c6825c63SJeff Brasen struct reset_control *rst; 22*c6825c63SJeff Brasen int line; 23*c6825c63SJeff Brasen }; 24*c6825c63SJeff Brasen 25*c6825c63SJeff Brasen static void tegra_uart_handle_break(struct uart_port *p) 26*c6825c63SJeff Brasen { 27*c6825c63SJeff Brasen unsigned int status, tmout = 10000; 28*c6825c63SJeff Brasen 29*c6825c63SJeff Brasen do { 30*c6825c63SJeff Brasen status = p->serial_in(p, UART_LSR); 31*c6825c63SJeff Brasen if (status & (UART_LSR_FIFOE | UART_LSR_BRK_ERROR_BITS)) 32*c6825c63SJeff Brasen status = p->serial_in(p, UART_RX); 33*c6825c63SJeff Brasen else 34*c6825c63SJeff Brasen break; 35*c6825c63SJeff Brasen if (--tmout == 0) 36*c6825c63SJeff Brasen break; 37*c6825c63SJeff Brasen udelay(1); 38*c6825c63SJeff Brasen } while (1); 39*c6825c63SJeff Brasen } 40*c6825c63SJeff Brasen 41*c6825c63SJeff Brasen static int tegra_uart_probe(struct platform_device *pdev) 42*c6825c63SJeff Brasen { 43*c6825c63SJeff Brasen struct uart_8250_port port8250; 44*c6825c63SJeff Brasen struct tegra_uart *uart; 45*c6825c63SJeff Brasen struct uart_port *port; 46*c6825c63SJeff Brasen struct resource *res; 47*c6825c63SJeff Brasen int ret; 48*c6825c63SJeff Brasen 49*c6825c63SJeff Brasen uart = devm_kzalloc(&pdev->dev, sizeof(*uart), GFP_KERNEL); 50*c6825c63SJeff Brasen if (!uart) 51*c6825c63SJeff Brasen return -ENOMEM; 52*c6825c63SJeff Brasen 53*c6825c63SJeff Brasen memset(&port8250, 0, sizeof(port8250)); 54*c6825c63SJeff Brasen 55*c6825c63SJeff Brasen port = &port8250.port; 56*c6825c63SJeff Brasen spin_lock_init(&port->lock); 57*c6825c63SJeff Brasen 58*c6825c63SJeff Brasen port->flags = UPF_SHARE_IRQ | UPF_BOOT_AUTOCONF | UPF_FIXED_PORT | 59*c6825c63SJeff Brasen UPF_FIXED_TYPE; 60*c6825c63SJeff Brasen port->iotype = UPIO_MEM32; 61*c6825c63SJeff Brasen port->regshift = 2; 62*c6825c63SJeff Brasen port->type = PORT_TEGRA; 63*c6825c63SJeff Brasen port->irqflags |= IRQF_SHARED; 64*c6825c63SJeff Brasen port->dev = &pdev->dev; 65*c6825c63SJeff Brasen port->handle_break = tegra_uart_handle_break; 66*c6825c63SJeff Brasen 67*c6825c63SJeff Brasen ret = of_alias_get_id(pdev->dev.of_node, "serial"); 68*c6825c63SJeff Brasen if (ret >= 0) 69*c6825c63SJeff Brasen port->line = ret; 70*c6825c63SJeff Brasen 71*c6825c63SJeff Brasen ret = platform_get_irq(pdev, 0); 72*c6825c63SJeff Brasen if (ret < 0) 73*c6825c63SJeff Brasen return ret; 74*c6825c63SJeff Brasen 75*c6825c63SJeff Brasen port->irq = ret; 76*c6825c63SJeff Brasen 77*c6825c63SJeff Brasen res = platform_get_resource(pdev, IORESOURCE_MEM, 0); 78*c6825c63SJeff Brasen if (!res) 79*c6825c63SJeff Brasen return -ENODEV; 80*c6825c63SJeff Brasen 81*c6825c63SJeff Brasen port->membase = devm_ioremap(&pdev->dev, res->start, 82*c6825c63SJeff Brasen resource_size(res)); 83*c6825c63SJeff Brasen if (!port->membase) 84*c6825c63SJeff Brasen return -ENOMEM; 85*c6825c63SJeff Brasen 86*c6825c63SJeff Brasen port->mapbase = res->start; 87*c6825c63SJeff Brasen port->mapsize = resource_size(res); 88*c6825c63SJeff Brasen 89*c6825c63SJeff Brasen uart->rst = devm_reset_control_get_optional_shared(&pdev->dev, NULL); 90*c6825c63SJeff Brasen if (IS_ERR(uart->rst)) 91*c6825c63SJeff Brasen return PTR_ERR(uart->rst); 92*c6825c63SJeff Brasen 93*c6825c63SJeff Brasen if (device_property_read_u32(&pdev->dev, "clock-frequency", 94*c6825c63SJeff Brasen &port->uartclk)) { 95*c6825c63SJeff Brasen uart->clk = devm_clk_get(&pdev->dev, NULL); 96*c6825c63SJeff Brasen if (IS_ERR(uart->clk)) { 97*c6825c63SJeff Brasen dev_err(&pdev->dev, "failed to get clock!\n"); 98*c6825c63SJeff Brasen return -ENODEV; 99*c6825c63SJeff Brasen } 100*c6825c63SJeff Brasen 101*c6825c63SJeff Brasen ret = clk_prepare_enable(uart->clk); 102*c6825c63SJeff Brasen if (ret < 0) 103*c6825c63SJeff Brasen return ret; 104*c6825c63SJeff Brasen 105*c6825c63SJeff Brasen port->uartclk = clk_get_rate(uart->clk); 106*c6825c63SJeff Brasen } 107*c6825c63SJeff Brasen 108*c6825c63SJeff Brasen ret = reset_control_deassert(uart->rst); 109*c6825c63SJeff Brasen if (ret) 110*c6825c63SJeff Brasen goto err_clkdisable; 111*c6825c63SJeff Brasen 112*c6825c63SJeff Brasen ret = serial8250_register_8250_port(&port8250); 113*c6825c63SJeff Brasen if (ret < 0) 114*c6825c63SJeff Brasen goto err_clkdisable; 115*c6825c63SJeff Brasen 116*c6825c63SJeff Brasen platform_set_drvdata(pdev, uart); 117*c6825c63SJeff Brasen uart->line = ret; 118*c6825c63SJeff Brasen 119*c6825c63SJeff Brasen return 0; 120*c6825c63SJeff Brasen 121*c6825c63SJeff Brasen err_clkdisable: 122*c6825c63SJeff Brasen clk_disable_unprepare(uart->clk); 123*c6825c63SJeff Brasen 124*c6825c63SJeff Brasen return ret; 125*c6825c63SJeff Brasen } 126*c6825c63SJeff Brasen 127*c6825c63SJeff Brasen static int tegra_uart_remove(struct platform_device *pdev) 128*c6825c63SJeff Brasen { 129*c6825c63SJeff Brasen struct tegra_uart *uart = platform_get_drvdata(pdev); 130*c6825c63SJeff Brasen 131*c6825c63SJeff Brasen serial8250_unregister_port(uart->line); 132*c6825c63SJeff Brasen reset_control_assert(uart->rst); 133*c6825c63SJeff Brasen clk_disable_unprepare(uart->clk); 134*c6825c63SJeff Brasen 135*c6825c63SJeff Brasen return 0; 136*c6825c63SJeff Brasen } 137*c6825c63SJeff Brasen 138*c6825c63SJeff Brasen #ifdef CONFIG_PM_SLEEP 139*c6825c63SJeff Brasen static int tegra_uart_suspend(struct device *dev) 140*c6825c63SJeff Brasen { 141*c6825c63SJeff Brasen struct tegra_uart *uart = dev_get_drvdata(dev); 142*c6825c63SJeff Brasen struct uart_8250_port *port8250 = serial8250_get_port(uart->line); 143*c6825c63SJeff Brasen struct uart_port *port = &port8250->port; 144*c6825c63SJeff Brasen 145*c6825c63SJeff Brasen serial8250_suspend_port(uart->line); 146*c6825c63SJeff Brasen 147*c6825c63SJeff Brasen if (!uart_console(port) || console_suspend_enabled) 148*c6825c63SJeff Brasen clk_disable_unprepare(uart->clk); 149*c6825c63SJeff Brasen 150*c6825c63SJeff Brasen return 0; 151*c6825c63SJeff Brasen } 152*c6825c63SJeff Brasen 153*c6825c63SJeff Brasen static int tegra_uart_resume(struct device *dev) 154*c6825c63SJeff Brasen { 155*c6825c63SJeff Brasen struct tegra_uart *uart = dev_get_drvdata(dev); 156*c6825c63SJeff Brasen struct uart_8250_port *port8250 = serial8250_get_port(uart->line); 157*c6825c63SJeff Brasen struct uart_port *port = &port8250->port; 158*c6825c63SJeff Brasen 159*c6825c63SJeff Brasen if (!uart_console(port) || console_suspend_enabled) 160*c6825c63SJeff Brasen clk_prepare_enable(uart->clk); 161*c6825c63SJeff Brasen 162*c6825c63SJeff Brasen serial8250_resume_port(uart->line); 163*c6825c63SJeff Brasen 164*c6825c63SJeff Brasen return 0; 165*c6825c63SJeff Brasen } 166*c6825c63SJeff Brasen #endif 167*c6825c63SJeff Brasen 168*c6825c63SJeff Brasen static SIMPLE_DEV_PM_OPS(tegra_uart_pm_ops, tegra_uart_suspend, 169*c6825c63SJeff Brasen tegra_uart_resume); 170*c6825c63SJeff Brasen 171*c6825c63SJeff Brasen static const struct of_device_id tegra_uart_of_match[] = { 172*c6825c63SJeff Brasen { .compatible = "nvidia,tegra20-uart", }, 173*c6825c63SJeff Brasen { }, 174*c6825c63SJeff Brasen }; 175*c6825c63SJeff Brasen MODULE_DEVICE_TABLE(of, tegra_uart_of_match); 176*c6825c63SJeff Brasen 177*c6825c63SJeff Brasen static const struct acpi_device_id tegra_uart_acpi_match[] = { 178*c6825c63SJeff Brasen { "NVDA0100", 0 }, 179*c6825c63SJeff Brasen { }, 180*c6825c63SJeff Brasen }; 181*c6825c63SJeff Brasen MODULE_DEVICE_TABLE(acpi, tegra_uart_acpi_match); 182*c6825c63SJeff Brasen 183*c6825c63SJeff Brasen static struct platform_driver tegra_uart_driver = { 184*c6825c63SJeff Brasen .driver = { 185*c6825c63SJeff Brasen .name = "tegra-uart", 186*c6825c63SJeff Brasen .pm = &tegra_uart_pm_ops, 187*c6825c63SJeff Brasen .of_match_table = tegra_uart_of_match, 188*c6825c63SJeff Brasen .acpi_match_table = ACPI_PTR(tegra_uart_acpi_match), 189*c6825c63SJeff Brasen }, 190*c6825c63SJeff Brasen .probe = tegra_uart_probe, 191*c6825c63SJeff Brasen .remove = tegra_uart_remove, 192*c6825c63SJeff Brasen }; 193*c6825c63SJeff Brasen 194*c6825c63SJeff Brasen module_platform_driver(tegra_uart_driver); 195*c6825c63SJeff Brasen 196*c6825c63SJeff Brasen MODULE_AUTHOR("Jeff Brasen <jbrasen@nvidia.com>"); 197*c6825c63SJeff Brasen MODULE_DESCRIPTION("NVIDIA Tegra 8250 Driver"); 198*c6825c63SJeff Brasen MODULE_LICENSE("GPL v2"); 199