177a1a182SFabio Estevam// SPDX-License-Identifier: (GPL-2.0+ OR MIT) 277a1a182SFabio Estevam/* 377a1a182SFabio Estevam * Copyright 2022 Fabio Estevam <festevam@denx.de> 477a1a182SFabio Estevam */ 577a1a182SFabio Estevam 677a1a182SFabio Estevam/dts-v1/; 777a1a182SFabio Estevam 877a1a182SFabio Estevam#include "imx8mm-tqma8mqml.dtsi" 977a1a182SFabio Estevam 1077a1a182SFabio Estevam/ { 1177a1a182SFabio Estevam model = "Cloos i.MX8MM PHG board"; 1277a1a182SFabio Estevam compatible = "cloos,imx8mm-phg", "tq,imx8mm-tqma8mqml", "fsl,imx8mm"; 1377a1a182SFabio Estevam 1477a1a182SFabio Estevam aliases { 1577a1a182SFabio Estevam mmc0 = &usdhc3; 1677a1a182SFabio Estevam mmc1 = &usdhc2; 1777a1a182SFabio Estevam }; 1877a1a182SFabio Estevam 1977a1a182SFabio Estevam chosen { 2077a1a182SFabio Estevam stdout-path = &uart2; 2177a1a182SFabio Estevam }; 2277a1a182SFabio Estevam 2377a1a182SFabio Estevam beeper { 2477a1a182SFabio Estevam compatible = "gpio-beeper"; 2577a1a182SFabio Estevam pinctrl-0 = <&pinctrl_beeper>; 2677a1a182SFabio Estevam gpios = <&gpio1 0 GPIO_ACTIVE_HIGH>; 2777a1a182SFabio Estevam }; 2877a1a182SFabio Estevam 2977a1a182SFabio Estevam leds { 3077a1a182SFabio Estevam compatible = "gpio-leds"; 3177a1a182SFabio Estevam pinctrl-names = "default"; 3277a1a182SFabio Estevam pinctrl-0 = <&pinctrl_gpio_led>; 3377a1a182SFabio Estevam 3477a1a182SFabio Estevam led-0 { 3577a1a182SFabio Estevam label = "status1"; 3677a1a182SFabio Estevam gpios = <&gpio1 10 GPIO_ACTIVE_HIGH>; 3777a1a182SFabio Estevam }; 3877a1a182SFabio Estevam 3977a1a182SFabio Estevam led-1 { 4077a1a182SFabio Estevam label = "status2"; 4177a1a182SFabio Estevam gpios = <&gpio1 3 GPIO_ACTIVE_HIGH>; 4277a1a182SFabio Estevam }; 4377a1a182SFabio Estevam 4477a1a182SFabio Estevam led-2 { 4577a1a182SFabio Estevam label = "status3"; 4677a1a182SFabio Estevam gpios = <&gpio1 6 GPIO_ACTIVE_HIGH>; 4777a1a182SFabio Estevam }; 4877a1a182SFabio Estevam 4977a1a182SFabio Estevam led-3 { 5077a1a182SFabio Estevam label = "run"; 5177a1a182SFabio Estevam gpios = <&gpio1 7 GPIO_ACTIVE_HIGH>; 5277a1a182SFabio Estevam }; 5377a1a182SFabio Estevam 5477a1a182SFabio Estevam led-4 { 5577a1a182SFabio Estevam label = "powerled"; 5677a1a182SFabio Estevam gpios = <&gpio1 1 GPIO_ACTIVE_HIGH>; 5777a1a182SFabio Estevam }; 5877a1a182SFabio Estevam }; 5977a1a182SFabio Estevam 6077a1a182SFabio Estevam reg_usb_otg_vbus: regulator-usb-otg-vbus { 6177a1a182SFabio Estevam compatible = "regulator-fixed"; 6277a1a182SFabio Estevam pinctrl-names = "default"; 6377a1a182SFabio Estevam pinctrl-0 = <&pinctrl_otg_vbus_ctrl>; 6477a1a182SFabio Estevam regulator-name = "usb_otg_vbus"; 6577a1a182SFabio Estevam regulator-min-microvolt = <5000000>; 6677a1a182SFabio Estevam regulator-max-microvolt = <5000000>; 6777a1a182SFabio Estevam gpio = <&gpio2 2 GPIO_ACTIVE_HIGH>; 6877a1a182SFabio Estevam enable-active-high; 6977a1a182SFabio Estevam }; 7077a1a182SFabio Estevam 7177a1a182SFabio Estevam reg_usdhc2_vmmc: regulator-vmmc { 7277a1a182SFabio Estevam compatible = "regulator-fixed"; 7377a1a182SFabio Estevam pinctrl-names = "default"; 7477a1a182SFabio Estevam pinctrl-0 = <&pinctrl_reg_usdhc2_vmmc>; 7577a1a182SFabio Estevam regulator-name = "VSD_3V3"; 7677a1a182SFabio Estevam regulator-min-microvolt = <3300000>; 7777a1a182SFabio Estevam regulator-max-microvolt = <3300000>; 7877a1a182SFabio Estevam gpio = <&gpio2 19 GPIO_ACTIVE_HIGH>; 7977a1a182SFabio Estevam enable-active-high; 8077a1a182SFabio Estevam startup-delay-us = <100>; 8177a1a182SFabio Estevam off-on-delay-us = <12000>; 8277a1a182SFabio Estevam }; 833f898456SFabio Estevam 843f898456SFabio Estevam panel { 853f898456SFabio Estevam compatible = "panel-lvds"; 863f898456SFabio Estevam width-mm = <170>; 873f898456SFabio Estevam height-mm = <28>; 883f898456SFabio Estevam data-mapping = "jeida-18"; 893f898456SFabio Estevam 903f898456SFabio Estevam panel-timing { 913f898456SFabio Estevam clock-frequency = <49500000>; 923f898456SFabio Estevam hactive = <800>; 933f898456SFabio Estevam hback-porch = <48>; 943f898456SFabio Estevam hfront-porch = <312>; 953f898456SFabio Estevam hsync-len = <40>; 963f898456SFabio Estevam vactive = <600>; 973f898456SFabio Estevam vback-porch = <19>; 983f898456SFabio Estevam vfront-porch = <61>; 993f898456SFabio Estevam vsync-len = <20>; 1003f898456SFabio Estevam hsync-active = <0>; 1013f898456SFabio Estevam vsync-active = <0>; 1023f898456SFabio Estevam de-active = <1>; 1033f898456SFabio Estevam pixelclk-active = <1>; 1043f898456SFabio Estevam }; 1053f898456SFabio Estevam 1063f898456SFabio Estevam port { 1073f898456SFabio Estevam panel_out_bridge: endpoint { 1083f898456SFabio Estevam remote-endpoint = <&bridge_out_panel>; 1093f898456SFabio Estevam }; 1103f898456SFabio Estevam }; 1113f898456SFabio Estevam }; 11277a1a182SFabio Estevam}; 11377a1a182SFabio Estevam 114*eb2350fdSFabio Estevam/* QSPI is not populated on the SoM */ 115*eb2350fdSFabio Estevam&flexspi { 116*eb2350fdSFabio Estevam status = "disabled"; 117*eb2350fdSFabio Estevam}; 118*eb2350fdSFabio Estevam 11977a1a182SFabio Estevam&ecspi1 { 12077a1a182SFabio Estevam pinctrl-names = "default"; 12177a1a182SFabio Estevam pinctrl-0 = <&pinctrl_ecspi1>; 12277a1a182SFabio Estevam cs-gpios = <&gpio5 9 GPIO_ACTIVE_LOW>; 12377a1a182SFabio Estevam status = "okay"; 12477a1a182SFabio Estevam}; 12577a1a182SFabio Estevam 12677a1a182SFabio Estevam&fec1 { 12777a1a182SFabio Estevam pinctrl-names = "default"; 12877a1a182SFabio Estevam pinctrl-0 = <&pinctrl_fec1>; 12977a1a182SFabio Estevam phy-mode = "rgmii-id"; 13077a1a182SFabio Estevam phy-handle = <ðphy0>; 13177a1a182SFabio Estevam fsl,magic-packet; 13277a1a182SFabio Estevam status = "okay"; 13377a1a182SFabio Estevam 13477a1a182SFabio Estevam mdio { 13577a1a182SFabio Estevam #address-cells = <1>; 13677a1a182SFabio Estevam #size-cells = <0>; 13777a1a182SFabio Estevam 13877a1a182SFabio Estevam ethphy0: ethernet-phy@0 { 13977a1a182SFabio Estevam reg = <0>; 14077a1a182SFabio Estevam compatible = "ethernet-phy-ieee802.3-c22"; 14177a1a182SFabio Estevam }; 14277a1a182SFabio Estevam }; 14377a1a182SFabio Estevam}; 14477a1a182SFabio Estevam 14577a1a182SFabio Estevam&i2c2 { 14677a1a182SFabio Estevam clock-frequency = <100000>; 14777a1a182SFabio Estevam pinctrl-names = "default"; 14877a1a182SFabio Estevam pinctrl-0 = <&pinctrl_i2c2>; 14977a1a182SFabio Estevam status = "okay"; 1503f898456SFabio Estevam 1513f898456SFabio Estevam bridge@2c { 1523f898456SFabio Estevam compatible = "ti,sn65dsi83"; 1533f898456SFabio Estevam reg = <0x2c>; 1543f898456SFabio Estevam enable-gpios = <&gpio2 3 GPIO_ACTIVE_HIGH>; 1553f898456SFabio Estevam pinctrl-names = "default"; 1563f898456SFabio Estevam pinctrl-0 = <&pinctrl_dsi_bridge>; 1573f898456SFabio Estevam 1583f898456SFabio Estevam ports { 1593f898456SFabio Estevam #address-cells = <1>; 1603f898456SFabio Estevam #size-cells = <0>; 1613f898456SFabio Estevam 1623f898456SFabio Estevam port@0 { 1633f898456SFabio Estevam reg = <0>; 1643f898456SFabio Estevam 1653f898456SFabio Estevam bridge_in_dsi: endpoint { 1663f898456SFabio Estevam remote-endpoint = <&dsi_out_bridge>; 1673f898456SFabio Estevam data-lanes = <1 2 3 4>; 16877a1a182SFabio Estevam }; 1693f898456SFabio Estevam }; 1703f898456SFabio Estevam 1713f898456SFabio Estevam port@2 { 1723f898456SFabio Estevam reg = <2>; 1733f898456SFabio Estevam 1743f898456SFabio Estevam bridge_out_panel: endpoint { 1753f898456SFabio Estevam remote-endpoint = <&panel_out_bridge>; 1763f898456SFabio Estevam }; 1773f898456SFabio Estevam }; 1783f898456SFabio Estevam }; 1793f898456SFabio Estevam }; 1803f898456SFabio Estevam}; 1813f898456SFabio Estevam 1823f898456SFabio Estevam&lcdif { 1833f898456SFabio Estevam status = "okay"; 1843f898456SFabio Estevam}; 1853f898456SFabio Estevam 1863f898456SFabio Estevam&mipi_dsi { 1873f898456SFabio Estevam samsung,esc-clock-frequency = <10000000>; 1883f898456SFabio Estevam status = "okay"; 1893f898456SFabio Estevam 1903f898456SFabio Estevam ports { 1913f898456SFabio Estevam port@1 { 1923f898456SFabio Estevam reg = <1>; 1933f898456SFabio Estevam 1943f898456SFabio Estevam dsi_out_bridge: endpoint { 1953f898456SFabio Estevam data-lanes = <1 2>; 1963f898456SFabio Estevam lane-polarities = <1 0 0 0 0>; 1973f898456SFabio Estevam remote-endpoint = <&bridge_in_dsi>; 1983f898456SFabio Estevam }; 1993f898456SFabio Estevam }; 2003f898456SFabio Estevam }; 2013f898456SFabio Estevam}; 2023f898456SFabio Estevam 20377a1a182SFabio Estevam 20477a1a182SFabio Estevam&uart2 { 20577a1a182SFabio Estevam pinctrl-names = "default"; 20677a1a182SFabio Estevam pinctrl-0 = <&pinctrl_uart2>; 20777a1a182SFabio Estevam status = "okay"; 20877a1a182SFabio Estevam}; 20977a1a182SFabio Estevam 21077a1a182SFabio Estevam&usbphynop1 { 21177a1a182SFabio Estevam power-domains = <&pgc_otg1>; 21277a1a182SFabio Estevam}; 21377a1a182SFabio Estevam 21477a1a182SFabio Estevam&usbphynop2 { 21577a1a182SFabio Estevam power-domains = <&pgc_otg2>; 21677a1a182SFabio Estevam}; 21777a1a182SFabio Estevam 21877a1a182SFabio Estevam&usbotg1 { 21977a1a182SFabio Estevam dr_mode = "host"; 22077a1a182SFabio Estevam vbus-supply = <®_usb_otg_vbus>; 22177a1a182SFabio Estevam status = "okay"; 22277a1a182SFabio Estevam}; 22377a1a182SFabio Estevam 22477a1a182SFabio Estevam&usbotg2 { 22577a1a182SFabio Estevam dr_mode = "host"; 22677a1a182SFabio Estevam status = "okay"; 22777a1a182SFabio Estevam}; 22877a1a182SFabio Estevam 22977a1a182SFabio Estevam&usdhc2 { 23077a1a182SFabio Estevam assigned-clocks = <&clk IMX8MM_CLK_USDHC2>; 23177a1a182SFabio Estevam assigned-clock-rates = <400000000>; 23277a1a182SFabio Estevam assigned-clock-parents = <&clk IMX8MM_SYS_PLL1_400M>; 23377a1a182SFabio Estevam pinctrl-names = "default", "state_100mhz", "state_200mhz"; 23477a1a182SFabio Estevam pinctrl-0 = <&pinctrl_usdhc2>, <&pinctrl_usdhc2_gpio>; 23577a1a182SFabio Estevam pinctrl-1 = <&pinctrl_usdhc2_100mhz>, <&pinctrl_usdhc2_gpio>; 23677a1a182SFabio Estevam pinctrl-2 = <&pinctrl_usdhc2_200mhz>, <&pinctrl_usdhc2_gpio>; 23777a1a182SFabio Estevam bus-width = <4>; 23877a1a182SFabio Estevam cd-gpios = <&gpio2 12 GPIO_ACTIVE_LOW>; 23977a1a182SFabio Estevam disable-wp; 24077a1a182SFabio Estevam no-mmc; 24177a1a182SFabio Estevam no-sdio; 24277a1a182SFabio Estevam sd-uhs-sdr104; 24377a1a182SFabio Estevam sd-uhs-ddr50; 24477a1a182SFabio Estevam vmmc-supply = <®_usdhc2_vmmc>; 24577a1a182SFabio Estevam status = "okay"; 24677a1a182SFabio Estevam}; 24777a1a182SFabio Estevam 24877a1a182SFabio Estevam&iomuxc { 24977a1a182SFabio Estevam pinctrl_beeper: beepergrp { 25077a1a182SFabio Estevam fsl,pins = < 25177a1a182SFabio Estevam MX8MM_IOMUXC_GPIO1_IO00_GPIO1_IO0 0x19 25277a1a182SFabio Estevam >; 25377a1a182SFabio Estevam }; 25477a1a182SFabio Estevam 2553f898456SFabio Estevam pinctrl_dsi_bridge: dsibridgeggrp { 2563f898456SFabio Estevam fsl,pins = < 2573f898456SFabio Estevam MX8MM_IOMUXC_SD1_DATA1_GPIO2_IO3 0x19 2583f898456SFabio Estevam >; 2593f898456SFabio Estevam }; 2603f898456SFabio Estevam 26177a1a182SFabio Estevam pinctrl_ecspi1: ecspi1grp { 26277a1a182SFabio Estevam fsl,pins = < 26377a1a182SFabio Estevam MX8MM_IOMUXC_ECSPI1_MISO_ECSPI1_MISO 0x82 26477a1a182SFabio Estevam MX8MM_IOMUXC_ECSPI1_MOSI_ECSPI1_MOSI 0x82 26577a1a182SFabio Estevam MX8MM_IOMUXC_ECSPI1_SCLK_ECSPI1_SCLK 0x82 26677a1a182SFabio Estevam MX8MM_IOMUXC_ECSPI1_SS0_GPIO5_IO9 0x19 26777a1a182SFabio Estevam >; 26877a1a182SFabio Estevam }; 26977a1a182SFabio Estevam 27077a1a182SFabio Estevam pinctrl_fec1: fec1grp { 27177a1a182SFabio Estevam fsl,pins = < 27277a1a182SFabio Estevam MX8MM_IOMUXC_ENET_MDC_ENET1_MDC 0x40000002 27377a1a182SFabio Estevam MX8MM_IOMUXC_ENET_MDIO_ENET1_MDIO 0x40000002 27477a1a182SFabio Estevam MX8MM_IOMUXC_ENET_TD3_ENET1_RGMII_TD3 0x14 27577a1a182SFabio Estevam MX8MM_IOMUXC_ENET_TD2_ENET1_RGMII_TD2 0x14 27677a1a182SFabio Estevam MX8MM_IOMUXC_ENET_TD1_ENET1_RGMII_TD1 0x14 27777a1a182SFabio Estevam MX8MM_IOMUXC_ENET_TD0_ENET1_RGMII_TD0 0x14 27877a1a182SFabio Estevam MX8MM_IOMUXC_ENET_RD3_ENET1_RGMII_RD3 0x90 27977a1a182SFabio Estevam MX8MM_IOMUXC_ENET_RD2_ENET1_RGMII_RD2 0x90 28077a1a182SFabio Estevam MX8MM_IOMUXC_ENET_RD1_ENET1_RGMII_RD1 0x90 28177a1a182SFabio Estevam MX8MM_IOMUXC_ENET_RD0_ENET1_RGMII_RD0 0x90 28277a1a182SFabio Estevam MX8MM_IOMUXC_ENET_TXC_ENET1_RGMII_TXC 0x14 28377a1a182SFabio Estevam MX8MM_IOMUXC_ENET_RXC_ENET1_RGMII_RXC 0x90 28477a1a182SFabio Estevam MX8MM_IOMUXC_ENET_RX_CTL_ENET1_RGMII_RX_CTL 0x90 28577a1a182SFabio Estevam MX8MM_IOMUXC_ENET_TX_CTL_ENET1_RGMII_TX_CTL 0x14 28677a1a182SFabio Estevam MX8MM_IOMUXC_SAI2_RXC_GPIO4_IO22 0x10 28777a1a182SFabio Estevam >; 28877a1a182SFabio Estevam }; 28977a1a182SFabio Estevam 29077a1a182SFabio Estevam pinctrl_gpio_led: gpioledgrp { 29177a1a182SFabio Estevam fsl,pins = < 29277a1a182SFabio Estevam MX8MM_IOMUXC_GPIO1_IO10_GPIO1_IO10 0x19 29377a1a182SFabio Estevam MX8MM_IOMUXC_GPIO1_IO03_GPIO1_IO3 0x19 29477a1a182SFabio Estevam MX8MM_IOMUXC_GPIO1_IO06_GPIO1_IO6 0x19 29577a1a182SFabio Estevam MX8MM_IOMUXC_GPIO1_IO07_GPIO1_IO7 0x19 29677a1a182SFabio Estevam MX8MM_IOMUXC_GPIO1_IO01_GPIO1_IO1 0x19 29777a1a182SFabio Estevam >; 29877a1a182SFabio Estevam }; 29977a1a182SFabio Estevam 30077a1a182SFabio Estevam pinctrl_i2c2: i2c2grp { 30177a1a182SFabio Estevam fsl,pins = < 30277a1a182SFabio Estevam MX8MM_IOMUXC_I2C2_SCL_I2C2_SCL 0x400001c3 30377a1a182SFabio Estevam MX8MM_IOMUXC_I2C2_SDA_I2C2_SDA 0x400001c3 30477a1a182SFabio Estevam >; 30577a1a182SFabio Estevam }; 30677a1a182SFabio Estevam 30777a1a182SFabio Estevam pinctrl_otg_vbus_ctrl: otgvbusctrlgrp { 30877a1a182SFabio Estevam fsl,pins = < 30977a1a182SFabio Estevam MX8MM_IOMUXC_SD1_DATA0_GPIO2_IO2 0x119 31077a1a182SFabio Estevam >; 31177a1a182SFabio Estevam }; 31277a1a182SFabio Estevam 31377a1a182SFabio Estevam pinctrl_uart2: uart2grp { 31477a1a182SFabio Estevam fsl,pins = < 31577a1a182SFabio Estevam MX8MM_IOMUXC_UART2_RXD_UART2_DCE_RX 0x140 31677a1a182SFabio Estevam MX8MM_IOMUXC_UART2_TXD_UART2_DCE_TX 0x140 31777a1a182SFabio Estevam >; 31877a1a182SFabio Estevam }; 31977a1a182SFabio Estevam 32077a1a182SFabio Estevam pinctrl_usdhc2_gpio: usdhc2grpgpiogrp { 32177a1a182SFabio Estevam fsl,pins = < 32277a1a182SFabio Estevam MX8MM_IOMUXC_SD2_CD_B_GPIO2_IO12 0x1c4 32377a1a182SFabio Estevam >; 32477a1a182SFabio Estevam }; 32577a1a182SFabio Estevam 32677a1a182SFabio Estevam pinctrl_usdhc2: usdhc2grp { 32777a1a182SFabio Estevam fsl,pins = < 32877a1a182SFabio Estevam MX8MM_IOMUXC_SD2_CLK_USDHC2_CLK 0x190 32977a1a182SFabio Estevam MX8MM_IOMUXC_SD2_CMD_USDHC2_CMD 0x1d0 33077a1a182SFabio Estevam MX8MM_IOMUXC_SD2_DATA0_USDHC2_DATA0 0x1d0 33177a1a182SFabio Estevam MX8MM_IOMUXC_SD2_DATA1_USDHC2_DATA1 0x1d0 33277a1a182SFabio Estevam MX8MM_IOMUXC_SD2_DATA2_USDHC2_DATA2 0x1d0 33377a1a182SFabio Estevam MX8MM_IOMUXC_SD2_DATA3_USDHC2_DATA3 0x1d0 33477a1a182SFabio Estevam >; 33577a1a182SFabio Estevam }; 33677a1a182SFabio Estevam 33777a1a182SFabio Estevam pinctrl_usdhc2_100mhz: usdhc2-100mhzgrp { 33877a1a182SFabio Estevam fsl,pins = < 33977a1a182SFabio Estevam MX8MM_IOMUXC_SD2_CLK_USDHC2_CLK 0x194 34077a1a182SFabio Estevam MX8MM_IOMUXC_SD2_CMD_USDHC2_CMD 0x1d4 34177a1a182SFabio Estevam MX8MM_IOMUXC_SD2_DATA0_USDHC2_DATA0 0x1d4 34277a1a182SFabio Estevam MX8MM_IOMUXC_SD2_DATA1_USDHC2_DATA1 0x1d4 34377a1a182SFabio Estevam MX8MM_IOMUXC_SD2_DATA2_USDHC2_DATA2 0x1d4 34477a1a182SFabio Estevam MX8MM_IOMUXC_SD2_DATA3_USDHC2_DATA3 0x1d4 34577a1a182SFabio Estevam >; 34677a1a182SFabio Estevam }; 34777a1a182SFabio Estevam 34877a1a182SFabio Estevam pinctrl_usdhc2_200mhz: usdhc2-200mhzgrp { 34977a1a182SFabio Estevam fsl,pins = < 35077a1a182SFabio Estevam MX8MM_IOMUXC_SD2_CLK_USDHC2_CLK 0x196 35177a1a182SFabio Estevam MX8MM_IOMUXC_SD2_CMD_USDHC2_CMD 0x1d6 35277a1a182SFabio Estevam MX8MM_IOMUXC_SD2_DATA0_USDHC2_DATA0 0x1d6 35377a1a182SFabio Estevam MX8MM_IOMUXC_SD2_DATA1_USDHC2_DATA1 0x1d6 35477a1a182SFabio Estevam MX8MM_IOMUXC_SD2_DATA2_USDHC2_DATA2 0x1d6 35577a1a182SFabio Estevam MX8MM_IOMUXC_SD2_DATA3_USDHC2_DATA3 0x1d6 35677a1a182SFabio Estevam >; 35777a1a182SFabio Estevam }; 35877a1a182SFabio Estevam}; 359