/*- * Copyright 2021 Intel Corp * Copyright 2021 Rubicon Communications, LLC (Netgate) * SPDX-License-Identifier: BSD-3-Clause */ #ifndef _IGC_MAC_H_ #define _IGC_MAC_H_ void igc_init_mac_ops_generic(struct igc_hw *hw); void igc_null_mac_generic(struct igc_hw *hw); s32 igc_null_ops_generic(struct igc_hw *hw); s32 igc_null_link_info(struct igc_hw *hw, u16 *s, u16 *d); bool igc_null_mng_mode(struct igc_hw *hw); void igc_null_update_mc(struct igc_hw *hw, u8 *h, u32 a); void igc_null_write_vfta(struct igc_hw *hw, u32 a, u32 b); int igc_null_rar_set(struct igc_hw *hw, u8 *h, u32 a); s32 igc_check_for_copper_link_generic(struct igc_hw *hw); s32 igc_config_fc_after_link_up_generic(struct igc_hw *hw); s32 igc_disable_pcie_master_generic(struct igc_hw *hw); s32 igc_force_mac_fc_generic(struct igc_hw *hw); s32 igc_get_auto_rd_done_generic(struct igc_hw *hw); s32 igc_get_bus_info_pcie_generic(struct igc_hw *hw); void igc_set_lan_id_single_port(struct igc_hw *hw); s32 igc_get_hw_semaphore_generic(struct igc_hw *hw); s32 igc_get_speed_and_duplex_copper_generic(struct igc_hw *hw, u16 *speed, u16 *duplex); void igc_update_mc_addr_list_generic(struct igc_hw *hw, u8 *mc_addr_list, u32 mc_addr_count); int igc_rar_set_generic(struct igc_hw *hw, u8 *addr, u32 index); s32 igc_set_fc_watermarks_generic(struct igc_hw *hw); s32 igc_setup_link_generic(struct igc_hw *hw); s32 igc_validate_mdi_setting_crossover_generic(struct igc_hw *hw); u32 igc_hash_mc_addr_generic(struct igc_hw *hw, u8 *mc_addr); void igc_clear_hw_cntrs_base_generic(struct igc_hw *hw); void igc_clear_vfta_generic(struct igc_hw *hw); void igc_init_rx_addrs_generic(struct igc_hw *hw, u16 rar_count); void igc_pcix_mmrbc_workaround_generic(struct igc_hw *hw); void igc_put_hw_semaphore_generic(struct igc_hw *hw); s32 igc_check_alt_mac_addr_generic(struct igc_hw *hw); void igc_set_pcie_no_snoop_generic(struct igc_hw *hw, u32 no_snoop); void igc_write_vfta_generic(struct igc_hw *hw, u32 offset, u32 value); #endif